TRIPS (processzor architektúra)
Az oldal jelenlegi verzióját még nem ellenőrizték tapasztalt közreműködők, és jelentősen eltérhet a 2020. március 19-én felülvizsgált
verziótól ; az ellenőrzések 2 szerkesztést igényelnek .
A TRIPS ( The Tera-op, Reliable, Intelligently adaptive Processing System ) egy mikroprocesszor-architektúra , amelyet az austini Texasi Egyetem csapata fejlesztett ki az IBM -mel , az Intellel és a Sun Microsystems -szel közösen . A TRIPS olyan utasításkészlet-architektúrát használ, amelyet úgy terveztek, hogy könnyen lebontható legyen nagy utasításcsoportokra (grafikonokra), amelyek független feldolgozóegységeken végrehajthatók. A tervezés a kapcsolódó adatokat grafikonokba gyűjti, igyekszik elkerülni a költséges adatolvasást és -írást, és az adatokat nagy sebességű memóriában tárolja a feldolgozó elemek közelében. A TRIPS processzor prototípusa 16 ilyen elemet tartalmaz. A TRIPS azt remélte, hogy processzoronként 1 TFLOP - t ér el a 2003 és 2006 között közzétett dokumentumok szerint. [egy]
Lásd még
Jegyzetek
- ↑ UTAZÁSOK: Egy billió számítás másodpercenként 2012-re . Letöltve: 2020. március 19. Az eredetiből archiválva : 2021. február 28.. (határozatlan)
Linkek
RISC technológiákon alapuló processzorarchitektúrák |
---|
|