MCST-R

Az oldal jelenlegi verzióját még nem ellenőrizték tapasztalt közreműködők, és jelentősen eltérhet a 2016. október 7-én felülvizsgált verziótól ; az ellenőrzések 3 szerkesztést igényelnek .

Az MCST-R család  az univerzális mikroprocesszorok orosz fejlesztése. A mikroprocesszorok a SPARC architektúra ( Scalable Processor ARCitecture ) V8-as verzióját használják.

Alapvető információk

A rövidítés a Moscow Center S Park of Technologies és az R oss Technology cég nevének kombinációjából származik ,SPARC architektúra processzorok fejlesztése is , különösen a hyperSPARC (Colorado 4) Ross RT620D.

A család processzorai

Az MCST CJSC által gyártott processzorok műszaki jellemzői [1]
SPARC architektúra R150 R500 R500S R1000 R2000
Kibocsátási év 2001 2004 2007 2011 2018 (terv)
Folyamat technológia, nm 350 130 130 90 28
Építészet SPARC v8 SPARC v8 SPARC v8 SPARC v9, VIS1, VIS2 SPARC v9
Magok száma egy egy 2 négy nyolc
Órajel frekvencia, MHz 150 500 500 1000 2000
Teljesítmény (32 bit), Gflops 0,15 0.5 egy 16 64
Teljesítmény (64 bit), Gflops 0,15 0.5 egy nyolc 32
Áramfelvétel, W 5 egy 5 tizenöt n.a.
Parancsok 1 mértékre egy egy egy 2 n.a.
2. szintű gyorsítótár, MB 0 * 0 ** 0.5 2 n.a.
Memóriabusz sávszélessége, GB/s 0.4 0.8 2.6 6.4 n.a.
Kristályfelület, mm² 100 25 81 128 n.a.
Tranzisztorok száma, millió 2.8 5 51 180 n.a.
Fémrétegek száma négy nyolc nyolc tíz n.a.
A héj típusa BGA 480 BGA 376 HFCBGA 900 HFCBGA 1156 n.a.
A magok maximális száma egy megosztott memóriarendszerben egy négy 2 16 n.a.
ccLVDS processzorközi cserecsatornák - - - 3 n.a.
ccLVDS csatorna sávszélessége, GB/s - - - négy n.a.
ioLVDS csatorna sávszélessége, GB/s - - 1.3 2 n.a.
Gépi integráció RDMA csatornákon keresztül - - 4-ig 4-ig n.a.
déli híd - - beépített KPI n.a.

* 1 MB-ig külső cache memória csatlakoztatható
** 4 MB-ig külső cache memória csatlakoztatható

MCST-R100

Az MCST R-100 mikroprocesszor  az orosz MCST cég fejlesztése a SPARC architektúrán alapuló MCST-R processzorsorozatból , amelyet eredetileg a Sun Microsystems fejlesztett ki 1985-ben . Teljesen szoftver kompatibilis a SPARC v8 architektúrával.

Ez egy egymagos rendszer egy chipen , beépített első szintű gyorsítótárral. A processzorok egymással, memóriamodulokkal és I/O eszközökkel való kommunikációjához a SPARC architektúra biztosítja az MBus buszt ,  egy nagy sebességű buszt, amely a processzor gyorsítótár koherenciáját biztosítja a többprocesszoros struktúrákban. A mikroáramkört a 0,5 mikronos technológiai szabványok szerint fejlesztették ki szabványos elemek könyvtárainak felhasználásával.

Az R-100 mikroprocesszort helyhez kötött és beágyazott megoldásokhoz készült számítógépek létrehozására tervezték, és mezzanine mikroprocesszor modulokban is elhelyezhető. Főleg az Orosz Föderáció Védelmi Minisztériumának parancsára használják. Az MCST-R100 mikroprocesszorok első kísérleti tételét Franciaországban, az ATMEL ES2 gyárában 0,5 mikronos technológiával gyártották, és SPARCstation 10 és SPARCstation 20 munkaállomásokon tesztelték 2000-ben. A processzor Solaris operációs rendszert futtató alkalmazásokat futtatott . Az ügyfél azonban úgy döntött, hogy nem sorozatban dobja piacra, hanem áttervezi 0,35 mikronos technológiára, melynek során az MCST-R150- et fejlesztették . Az MCST-R100 kísérleti tétele 2001-ben átment az államilag . Az MCST-R100 mikroprocesszorok gyártását azonban nem végezték el. [2]

Jegyzetek

  1. Vlagyimir Ivanov . A világ első ismertetője az orosz 4 magos Elbrus-4C processzorról , ZOOM.CNews (2014.07.05.). Az eredetiből archiválva : 2014. május 14. Letöltve: 2014. május 13.
  2. MCST-R sorozatú hazai univerzális mikroprocesszorok :: Számítástechnika és informatika :: NTB Electronics - tudományos és műszaki folyóirat . Letöltve: 2009. június 21. Az eredetiből archiválva : 2010. december 7..

Források