Echelon (processzor)

Az Echelon  egy 2010 -es nVidia kutatási projekt kódneve , amelynek célja egy új mikroprocesszor tervezése szuperszámítási és grafikus számítástechnikai célokra .

Történelem

A Defense Advanced Research Projects Agency (DARPA) bejelentette az Ubiquitous High Performance Computing (Ubiquitous High Performance Computing) [1] [2] program szponzorálását   , amelynek  célja egy prototípus szerverrendszer létrehozása - 1 petaflops teljesítményű és energiafogyasztású állványok. 57 kW. A versenyen az Intel , az MIT , a Sandia National Labs és az nVidia vett részt . Ennek a programnak a befejezését 2018-ra tervezik.

2010. november 18-án, a Supercomputing 2010 konferencián New Orleans -ban ( Louisiana állam ) az nVidia technológiai igazgatója, Bill Dally bejelentette az  Echelon projektet, amely a vállalat DARPA-kezdeményezésén végzett munkájának eredménye. Az Echelon projektet a legújabb nVidia GPU -khoz szerkezeti jellemzőiben hasonló mikroprocesszorként jelentették be . Annak ellenére, hogy a bejelentés időpontjában a chip még csak papíron létezett, és a dizájnt számos szimulációban tesztelték, kiderült néhány technológiai jellemző, illetve a fejlesztési és kiadási tervek. A processzor belső szerkezetét és jellemzőit bemutató vázlatok, grafikonok és diagramok láthatók.

2011-ben a chipet 10 nm-es technológiai technológiával, 290 mm2-es chipfelülettel gyártották [3] .

Jellemzők

Az Echelon mikroprocesszor 128 menetblokkból áll majd, amelyek mindegyike nyolc magot tartalmaz. Mindegyik mag önállóan tud lebegőpontos műveleteket végrehajtani, és a fő jellemzője, hogy egy ciklusban egy mag négy dupla pontosságú lebegőpontos műveletet tud végrehajtani. Ugyanakkor a bejelentés idején a legújabb professzionális nVidia grafikus processzorok - a Fermi  - órajelenként csak egy művelet elvégzésére képesek. Így az 1024 "Echelon" mag elméletileg 10 TFLOPS teljesítményt ad.

Az Echelon mikroprocesszor egyetlen lebegőpontos művelet végrehajtására képes, mindössze 10 picojoule energia felhasználásával. Összehasonlításképpen, Fermi 200 picojoule-t használ egy hasonló művelethez.

A chip másik jellemzője a gyorsítótár, amely hat szintű és 256 MB-os. A maximálisan támogatott külső grafikus memória 256 GB.

Azt állítják, hogy a CUDA jövőbeli verzióját fogják használni az " Echelon " chip programozási eszközként , bár nem kizárt az OpenCL , OpenMP és a Microsoft DirectCompute jövőbeli verzióinak támogatása sem .

Jegyzetek

  1. Mindenütt jelen lévő nagy teljesítményű számítástechnika | Dobb doktor . Letöltve: 2019. december 17. Az eredetiből archiválva : 2019. december 17.
  2. A DARPA mozgásba hozza a mindenütt jelenlévő HPC programot . Letöltve: 2019. december 17. Az eredetiből archiválva : 2019. december 17.
  3. Echelon Chip Floorplan (37. o.) Archiválva : 2019. december 17., a Wayback Machine , GPU számítástechnika és út az extrém léptékű párhuzamos rendszerek felé, Steve Keckler 

Linkek